<ruby id="hvzrx"><mark id="hvzrx"></mark></ruby>

<noframes id="hvzrx">

        <form id="hvzrx"></form>

            <noframes id="hvzrx"><form id="hvzrx"></form>
            <address id="hvzrx"><nobr id="hvzrx"><progress id="hvzrx"></progress></nobr></address>

            歡迎來到江蘇南山電子工業有公司晶振官方網站

            首頁 > 設計與選型 > 選型與應用 > 低噪音晶振電路設計指南

            低噪音晶振電路設計指南

            作者:愛普生代理江蘇南山 發布時間:2020-10-12分類:選型與應用瀏覽:14次

            下面是一個愛普生晶體振蕩器電路圖,該蕩器的輸出具有高光譜純度,并且很穩定。晶體管除了決定振蕩器的頻率,還可用作一個不期望諧波的低通濾波器,和邊帶噪音的帶通濾波器。噪音帶寬限制在低于100Hz。所有更高的諧波實際上為4MHz的基本振蕩頻率的第三諧波抑制60dB。石英晶體振蕩器是信號源的核心所在。在構建各種電子設備及通信系統設備等過程中,石英晶體振蕩器周圍的電路結構及設計對系統能否較大程度發揮功能起著重要的作用。特別是石英晶體振蕩器周圍電路,由于將在搭載數字電路的基板上以較高速度開關工作,較易產生噪音,所以設計電路之際必須對此十分注意。作為降低噪音電路設計的指南,本文將就使使用石英晶體振蕩器的周圍電路設計中的噪音對策進行解說。

            低噪音的晶體振蕩器電路.jpg

             

            分享到:
            選型與應用
            在線客服
            QQ咨詢
            全國咨詢熱線
            官方微信
            二維碼
            江苏11选五